[ Pobierz całość w formacie PDF ]
.Ale charakterystyka elektryczna złącza VL-Bus obniża tęczęstotliwość do 40-50 MHz.W praktyce problemy pojawiają się już przy pracy magistrali zczęstotliwością przekraczającą 33 MHz, dlatego częstotliwość tę przyjęto jako górny limit.Wkomputerach, w których magistrala lokalna procesora pracuje z wyższą częstotliwością,trzeba buforować dane, spowalniać zegar magistrali albo wstawiać cykle oczekiwania.Należypodkreślić, że jeżeli nawet procesor posiada układ zwielokrotniania częstotliwości zegara (np.podwajają), to magistrala VL-Bus w dalszym ciągu jest taktowana zewnętrznym sygnałemzegarowym procesora.* Ograniczenia elektryczne.Magistralę lokalną procesora obowiązują bardzo ścisłe regułyczasowe, które mogą być różne dla różnych procesorów.Ograniczenia te wprowadzono, abyograniczyć obciążenie elektryczne magistrali.Jedynymi elementami pierwotnieprzeznaczonymi do podłączenia do magistrali były zewnętrzna pamięć cache i układykontrolera magistrali.Jeżeli podłączy się jeszcze jakieś dodatkowe układy, to wzrośnieobciążenie magistrali.Jeżeli magistrala lokalna nie zostanie prawidłowo zaprojektowana, towzrost jej obciążenia może spowodować problemy z utratą integralności przesyłanych danychczy brak synchronizacji pomiędzy procesorem a kartami rozszerzającymi.* Ograniczona liczba kart.W zależności od obciążenia elektrycznego ograniczona zostajeliczba kart rozszerzających.Pomimo że specyfikacja VL-Bus dopuszcza korzystanie z trzechkart rozszerzających, może to być osiągnięte tylko wtedy, kiedy częstotliwość zegara nieprzekroczy 40 MHz - w innym razie trzeba zmniejszyć obciążenie magistrali.Jeżeli zwiększysię obciążenie elektryczne magistrali i zwiększy się częstotliwość zegara magistrali, to tymsamym zmniejszy się liczba możliwych do podłączenia kart.Przy częstotliwości 50 MHzmoże pracować tylko jedna karta, przy czym magistrala będzie bardzo obciążona.W praktycestanie się niemożliwe osiągnięcie tej granicy bez pojawienia się problemów.Magistrala VL-Bus wydaje się nie do końca przemyślanym pomysłem inżynierskim.Pomysłbył prosty - końcówki procesora 486 podłączyć do wyprowadzeń gniazda rozszerzającego.Innymi słowy, magistrala VL-Bus jest po prostu  gołą" magistralą procesora 486.Rozwiązanie to przyczyniło się do znacznego obniżenia kosztów, ponieważ zbędne byłydodatkowe kontrolery magistrali czy układy interfejsów.Producent płyty głównej mógłniewielkim nakładem finansowym dodać do swojej płyty 486 gniazda rozszerzającemagistrali VL-Bus.Oto przyczyna popularności magistrali VL-Bus, obecnej praktycznie wkażdym komputerze 486.Niestety, procesor 486 nie jest przystosowany do współpracy z większą ilością układówpodłączonych do wyprowadzeń jego magistrali.Pojawiają się wówczas problemy Lniewłaściwym przebiegiem czasowym sygnałów, spowodowanym pojemnością wnoszonąprzez obwody elektroniczne kart.Ponieważ magistrala VL-Bus pracuje z tą samą prędkościąco magistrala procesora, przy różnych prędkościach procesora różne są szybkości pracymagistrali i trudno jest tu osiągnąć pełną kompatybilność.Chociaż magistrala VL-Bus możebyć zaadaptowana do współpracy z różnymi procesorami 386, a nawet z Pentium włącznie, tojednak została ona zaprojektowana do współpracy 7.procesorem 486 i w takiej konfiguracjisprawuje się najlepiej.Pomimo niskiej ceny, magistrala VL-Bus szybko popadła w niełaskęproducentów po pojawieniu się na rynku nowej magistrali PCI (Peripherial ComponentInterconnect).Nigdy nie była możliwa współpraca VL-Bus z procesorem Pentium, obecniezaniechano już dalszego rozwoju tej magistrali.Nie polecałbym obecnie nikomu zakupu płytczy kart zbudowanych w oparciu o magistralę VL-Bus.W przypadku rozbudowy starszego komputera, magistrala VL-Bus może być dobrymrozwiązaniem, użytecznym zwłaszcza do szybkiego przetwarzania danych. Fizycznie złącze magistrali VL-Bus jest rozszerzeniem złączy podstawowej magistralikomputera.Jeżeli w komputerze znajduje się magistrala ISA, to VL-Bus jest rozszerzeniem16-bitowych gniazd tej magistrali.Z kolei w komputerze z magistralą EISA lub MCA gniazda VL-Bus stanowią rozszerzeniemacierzystych gniazd.Rysunek 5.11 pokazuje przykładową konfigurację złącza VL-Bus wkomputerze z magistralą ISA.Rozszerzenie magistrali VESA ma 112 styków i wykorzystujeto samo fizyczne złącze, co magistrala MCA.Magistrala VL-Bus uzupełnia złącze magistrali o dodatkowe 116 końcówek.W tabeli 5.2zebrano znaczenie sygnałów części VL-Bus całego złącza.(W przypadku dwóch różnychznaczeń danej końcówki druga możliwość oznacza pracę karty w trybie przesyłu 64-bitowego).Tabela 5.2.Gniazdo magistrali VL-BusKońcówka Sygnał Końcówka SygnałBl Dane 0 Al Dane 1B2 Dane 2 A2 Dane 3B3 Dane 4 A3 MasaB4 Dane 6 A4 Dane 5B5 Dane 8 A5 Dane 7B6 Masa A6 Dane 9B7 Dane 10 A7 Dane 11B8 Dane 12 A8 Dane 13B9 vcc A9 Dane 15B10 Dane 14 A10 MasaB11 Dane 16 A11 Dane 17B12 Dane 18 A12 VCCB13 Dane 20 A13 Dane 19B14 Masa A14 Dane 21B15 Dane 22 A15 Dane 23B16 Dane 24 A16 Dane 25B17 Dane 26 A17 MasaB18 Dane 28 A18 Dane 27 B19 Dane 30 A19 Dane 29B20 VCC A20 Dane 31B21 Adres31 A21 Adres30B22 Masa A22 Adres28B23 Adres29 A23 Adres26B24 Adres27 A24 MasaB25 Adres25 A25 Adres24B26 Adres23 A26 Adres22B27 Adres21 A27 vccB28 Adres 19 A28 Adres20B29 Masa A29 Adres 18B30 Adres 17 A30 Adres 16B31 Adres 15 A31 Adres 14B32 VCC A32 Adres 12B33 Adres 13 A33 Adres 10B34 Adres 11 A34 Adres 8B35 Adres9 A35 MasaB36 Adres7 A36 Adres 6B37 Adres 5 A37 Adres4B38 Masa A38 Write BackB39 Adres3 A39 Byte Enable 0 lub 4B40 Adres2 A40 VCCB41 nie wykorzystane lub A41 Byte Enable 1 lub 5LBS64#B42 Reset A42 Byte Enable 2 lub 6B43 Data/Code Status A43 MasaB44 Memory I/O Statuslub Dane 32 A44 Byte Enable 3 lub 7B45 Write/Read Status lub A45 Adres Data StrobeData 32 B46 Access Key A46 Access KeyB47 Access Key A47 Access KeyB48 Ready Rerurn A48 Local ReadyB49 Masa A49 Local DeviceB50 IRQ9 A50 Local RequestB51 Burst Ready A51 MasaB52 Burst Last A52 Local Bus Grant A53B53 ID0 VCCB54 ID1 A54 ID2B55 Masa A55 ID3B56 Local Clock A56 ID4 lub ACK64#B57 VCC A57 nie wykorzystaneB58 Local Bus Size 16 A58 Loc/Ext Addres Data StrobeRysunek 5.12 przedstawia rozmieszczenie końcówek w gniezdzie magistrali VL-Bus.Magistrala PCINa początku 1992 roku firma Intel stanęła na czele nowego konsorcjum [ Pobierz całość w formacie PDF ]

  • zanotowane.pl
  • doc.pisz.pl
  • pdf.pisz.pl
  • swpc.opx.pl
  •